首站-论文投稿智能助手
典型文献
ZUC算法高性能硬件实现关键技术研究
文献摘要:
祖冲之序列密码算法是我国自主设计的应用于LTE网络的国际加密标准.为适应服务器对数据实时高速加密传输、备份的需求,结合相关算法结构及特性,提出了两种基于现场可编程逻辑门阵列的祖冲之序列密码算法高效实现方案,应用了比特模加优化结构和并行流水线结构.实验最终在XILINX Kintex-7 FPGA平台上对设计进行了仿真和实现,并对其运行时的性能和消耗面积结果进行评估,实际结果运行达到6.4 Gbit/s的吞吐量.
文献关键词:
祖冲之序列密码算法;现场可编程逻辑门阵列;进位保存加法器;流水线结构
作者姓名:
张子昂;陈朝晖
作者机构:
中国科学院大学 密码学院,北京 100049
引用格式:
[1]张子昂;陈朝晖-.ZUC算法高性能硬件实现关键技术研究)[J].信息安全与通信保密,2022(08):1-11
A类:
祖冲之序列密码算法,进位保存加法器
B类:
ZUC,硬件实现,实现关键,关键技术研究,自主设计,LTE,服务器,加密传输,备份,算法结构,现场可编程逻辑门阵列,实现方案,比特,优化结构,流水线结构,XILINX,Kintex,FPGA,Gbit,吞吐量
AB值:
0.275791
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。