典型文献
基于DDS技术的波形发生器ROM压缩优化算法
文献摘要:
针对DDS芯片因存储空间开销大导致功耗增加,可靠性降低的问题,设计了一种对直接数字频率合成(DDS)波形发生器在现场可编程门阵列(FPGA)上的ROM存储空间压缩优化算法.在不改变波形精度的前提下,通过存储幅度序列的相对增量来减少波形数据位宽的方式对ROM进行压缩,再利用幅度累加器就可以还原出真实的幅度序列.在Quartus Ⅱ13.0开发环境下搭建工程,并在FPGA开发板上测试通过.经过测试,该DDS信号发生器可产生5种不同的波形,共占据存储空间9 240 bit.结果表明,这种DDS优化算法比传统DDS波形发生器节省资源96%以上,能够减少系统功耗,提高系统运行速度.
文献关键词:
直接数字频率合成;现场可编程门阵列;存储空间压缩
中图分类号:
作者姓名:
王俊浩;张小玲;谢雪松;王万斌
作者机构:
北京工业大学微电子可靠性研究室 北京100124
文献出处:
引用格式:
[1]王俊浩;张小玲;谢雪松;王万斌-.基于DDS技术的波形发生器ROM压缩优化算法)[J].电子测量技术,2022(07):82-87
A类:
存储空间压缩
B类:
DDS,波形发生器,ROM,开销,功耗,直接数字频率合成,现场可编程门阵列,FPGA,度序列,形数,数据位,累加器,Quartus,开发环境,开发板,测试通过,信号发生器,bit,运行速度
AB值:
0.255638
相似文献
机标中图分类号,由域田数据科技根据网络公开资料自动分析生成,仅供学习研究参考。